2017.06.27by 김지혜 기자
자일링스는 스파르탄(Spartan)®-7 FPGA 제품군의 주문 및 배송이 가능하다고 발표했다. 자일링스의 비용 최적화된 포트폴리오의 핵심인 이 디바이스 제품군은 저비용 및 저전력을 제공함으로써 비용에 민감한 시장의 요구를 충족하도록 설계되었다. 이는 업계 최고의 와트 당 성능을 갖춘 커넥티비티를 위해 I/O가 최적화되었다. 소형 폼팩터 패키지로 제공되는 스파르탄-7 FPGA는 상용 디바이스에서 -40°~+125°C의 넓은 온도 범위를 제공한다. 또한 스파르탄-7 제품군은 자일링스® 32bit 마이크로블레이즈(MicroBlaze)™ 소프트 프로세서 IP를 사용해 이전 세대보다 50% 더 높은 임베디드 성능으로 저비용 입력점에서 향상된 프로세서 확장성을 제공한다. 뿐만 아니라 스파르탄-7..
2017.06.07by 신윤오 기자
래티스 반도체(지사장 이종화)는 자사의 ECP5 FPGA가 에지(Edge)에서의 스마트 관제 및 자동차 애플리케이션을 위한 임베디드 비전 애플리케이션에 채택됐다고 밝혔다. 래티스의 ECP5 저전력, 소형 폼팩터 FPGA 제품군은 지능형 교통 카메라의 번호판 감지 및 이미지 처리 향상을 위해 CPU 가속화를 제공한다. 또한 래티스의 ECP5 FPGA는 ADAS, 360도 서라운드 뷰 시스템을 위해 3D 합성 및 이미지 스티칭(image stitching) 기능을 통합할 수 있게 해준다.
2017.06.02by 김지혜 기자
FPGA 디자인을 하다보면 작성된 프로그램이 정확한지, 잘못은 없는지 확인하는 디버깅 작업을 거쳐야 한다. 그렇다면 어떻게 해야 디버깅 작업을 좀더 쉽고 빠르게 할 수 있을까. FPGA의 오류를 수정하기 위한 디버깅 툴인 인텔의 FPGA 디자인 소프트웨어는 이 물음에 만족할 만한 답을 해준다. 이 ‘Quartus’에는 ▶SignalProbe Incremental Routing ▶In-System Memory Content Editor ▶In-System Sources & Probes ▶SignalTap II embedded logic analyzer ▶Logic Analyzer Interface까지 다섯개의 디버그 툴이 포함되어 있다. 먼저, SignalProbe Incremental R..
2017.05.19by 김자영 기자
자일링스의 DSP Specialist 정웅 부장이 매스웍스 엑스포2017에서 보안과 자율주행 시스템에 도입될 수 있는 reVISION을 소개했다. 정웅 부장은 "자일링스 SD SOC는 프로세서와 FPGA를 동시에 탑재해 오픈 프레임워크로 C와 C++로 디자인하면 자동으로 HDL코드로 변환해준다."고 했다. 데모에서는 실시간 이미지를 움직임이 많은 곳은 밝고, 적은 곳은 어둡게 보여주는 이미지 프로세싱을 선보였다. 이를 도로에 가져오면 사람과 물체를 구분하는 자율주행과 보안 분야에 이용될 수 있다.
2017.05.02by 김지혜 기자
래티스 반도체는 유연하고 저렴한 저전력 이미지 처리 아키텍처를 요구하는 모바일 관련(mobile-influenced) 시스템 설계에 최적화된 최초의 개발 키트인 임베디드 비전 개발 키트(Embedded Vision Development Kit)를 출시한다고 밝혔다. 래티스의 FPGA, ASSP, 프로그래머블 ASSP(pASSP) 제품들의 조합을 하나의 모듈형 플랫폼에 통합한 이 솔루션은 산업용, 자동차, 컨슈머 시장의 다양한 임베디드 비전 애플리케이션이 요구하는 유연성과 에너지 효율성을 제공한다.
2017.04.26by 김지혜 기자
자일링스는 아마존 EC2(Amazon Elastic Compute Cloud) F1 인스턴스에서 고성능 자일링스 버텍스 울트라스케일+(Virtex® UltraScale+™) FPGA를 사용할 수 있게 되었다고 발표했다. 이 인스턴스는 FPGA로 프로그래머블 하드웨어 가속을 제공해 사용자가 직접 작업량에 따른 요구 조건에 맞는 컴퓨팅 자원을 최적화할 수 있다.
2017.04.21by 김지혜 기자
자일링스는 비바도(Vivado)® 디자인 스위트 HLx 에디션의 2017.1 버전을 발표했다. 이 툴을 통해 유무선 네트워킹, 테스트 및 측정, 항공 우주 및 국방, 오토모티브, 데이터 센터 등의 광범위한 애플리케이션에서 동적 필드 업데이트가 가능하고 시스템 통합이 증가하는 부분 재구성(Partial Reconfiguration) 기술이 가능해졌다.
2017.04.03by 김지혜 기자
한국반도체산업협회는 우수 반도체 설계인력 배출, 반도체 설계기술의 발굴과 향상, 반도체 설계 분야 산학협력을 통한 기술 이전과 창업 활성화 등을 위해 ‘대한민국 반도체 설계대전’을 개최한다. 지원 자격은 △국내외 반도체 설계 분야 대학(원)에 재학 중인 개인 △반도체 설계 분야 지도교수와 연구실 소속 학생으로 구성된 팀이다. 참가자와 참가팀은 자유 주제를 선정해 △설계가 완성된 칩 또는 FPGA(프로그래밍 가능한 반도체) △프로그래밍 언어(C, C++, JAVA, HDL 등)를 활용해 반도체용 알고리즘을 구현한 설계 프로그램을 제출하면 된다. 특히 △학부생은 창의적 종합 설계(Capstone Design) 이론을 바탕으로 제작한 종합설계 작품을 제출할 수 있다.
2017.02.23by 신윤오 기자
5G 무선통신 시장에 대처하는 자일링스의 행보는 그간의 FPGA 분야에서 보여줬던 설계 유연성에 비춰보면 당연한 수순처럼 보인다. 자일링스는 16나노 올 프로그래머블 MPSoC에 RF급 아날로그 기술을 융합한 RFSoC를 발표하면서 이를 다시 한번 증명했다. 기존과는 확연히 다른 높은 샘플레이트에 멀티모드를 제공할 필요성이 생긴 5G 시장에서 확장성과 유연성은 필수 요소가 되었기 때문이다.
2017.01.03by 신윤오 기자
지난 12월 22일, 롯데호텔월드에서 2016 알테라 디자인 콘테스트 시상식이 열렸다.
[열린보도원칙] 당 매체는 독자와 취재원 등 뉴스이용자의 권리 보장을 위해 반론이나 정정보도, 추후보도를 요청할 수 있는 창구를 열어두고 있음을 알려드립니다.
고충처리인 장은성 070-4699-5321 , news@e4ds.com
아직 회원이 아니신가요?
아이디와 비밀번호를 잊으셨나요?