2026.02.12by 배종인 기자
UNIST 윤희인 교수 연구팀이 참조 스퍼를 크게 낮춘 ILCM 기반 클록 신호 생성 회로를 개발했다. 2.1GHz 출력에서 ?81.36dBc의 참조 스퍼와 280.9fs 지터를 달성했으며, 28nm CMOS 공정 기준 면적 0.0444mm², 전력 소모 12.28mW를 기록했다. 연구 결과는 IEEE ‘Journal of Solid-State Circuits’ 2월 6일자에 게재됐다.
[열린보도원칙] 당 매체는 독자와 취재원 등 뉴스이용자의 권리 보장을 위해 반론이나 정정보도, 추후보도를 요청할 수 있는 창구를 열어두고 있음을 알려드립니다.
고충처리인 장은성 070-4699-5321 , news@e4ds.com
아직 회원이 아니신가요?
아이디와 비밀번호를 잊으셨나요?