Analog Devices와 함께 하는 전원 회로 설계 웨비나

ADI / 노일 상무

  • 이*철2025-04-22 오전 10:50:23

    LTC3810 sync buck (External FET) 제품의 로드맵이 있겠죠? 간단히 알려주시면 참고하겠습니다.
  • ADI12025.04.22

    Sync buck, ext FET type에 해당하는 part는 약 100개 정도가 있으므로 실제 사용하실 조건인 Vin, Vout, Iout을 알려주시면 가장 적당한 part를 추천드릴 수 있도록 하겠습니다.
  • 정*태2025-04-22 오전 10:50:01

    넵 감사합니다.
  • e4ds2025.04.22

    ^^ 감사합니다.
  • 이*우2025-04-22 오전 10:49:07

    Gainmargin은 일반적으로 얼마 이상이 되어야 하나요?
  • ADI32025.04.22

    Gain Margin은 일반적으로 10dB 정도면 이상적인 상황이라고 할 수 있습니다.
  • 최*우2025-04-22 오전 10:48:09

    다시 들을 수 있는 강의 URL 추후에 받을 수 있나요?
  • e4ds2025.04.22

    다시 보기도 현재의 링크에서 그대로 진행됩니다. 추후에 본 링크 그대로 들어오시면 되세요.
  • 신*일2025-04-22 오전 10:47:04

    발표자료는 어떤 버튼을 클릭하는건가요?
  • e4ds2025.04.22

    저희 본 ADI 웨비나 내용을 설명하는 페이지가 있습니다. 그 페이지의 상단에 빨간색으로 등록하기 버튼이 있습니다. 그 버튼 아래에 보시면 발표자료 버튼이 있어요. 그 버튼을 누르시면 다운로드 됩니다.
  • 조*영2025-04-22 오전 10:46:46

    ADI의 DSP나 센서 솔루션과 전원 솔루션을 함께 구성할 경우, 전체 시스템 전력 최적화를 위한 전원 시퀀싱(Power Sequencing)은 어떻게 구현하는지요?
  • ADI12025.04.22

    추가로 시퀀서를 사용하는 것이 가장 간단하게 구성할 수 있으며 각 load에 맞추어 전체 시스템 구성을 저희 FAE들과 함께 고민하실 수도 있습니다.
  • 김*식2025-04-22 오전 10:46:37

    커런트레퍼런스 소스형태로 병렬 멀티 LDO에 입력시 출력 노이즈 특성이 동일하게 낮게 나온다고 하셨는데, 일반 형태보다 노이즈 레벨이 대략 어느 정도 차이가 나는지 궁금합니다.
  • ADI12025.04.22

    특정 part의 경우 110dB정도의 PSRR을 보이고 있습니다. 기존 자사 part보다 약 50dB이상의 성능향상이 있었습니다.
  • 최*완2025-04-22 오전 10:46:07

    제게는 웹페이지 링크들만 보이고 발표자료는 보이지 않는데 어떻게 다운로드 받을 수 있는지요?
  • e4ds2025.04.22

    발표자료는 등록하신 페이지의 등록버튼 밑에 있는 버튼을 누르시면 다운로드 됩니다.
  • JooH***2025-04-22 오전 10:44:14

    병렬 사용시 current source가 2개이면 Set 전압을 다시 계산해야 하는 지요?
  • ADI32025.04.22

    Balast 저항을 사용하여 로드를 균등하게 분배하므로, 이 저항에 의한 전압 drop이 추가로 발생하게 됩니다. 이에 다른 출력 전압 계산이 필요합니다.
  • 주*원2025-04-22 오전 10:43:08

    현재 업계 동향 및 앞으로의 발전 방향에 대해서 문의드립니다
  • ADI12025.04.22

    이번 강의자료에서는 해당 내용을 다루지 않고 있습니다. tim.cheong@analog.com으로 문의주시면 저희 기술담당 지원을 통해 알려드릴 수 있도록 하겠습니다.
Top